谁都别信 如果不是你自 己设计布线,专业高难度高速pcb设计,一定要留出充裕的时间仔细检查布线人的设计。在这点上很小的预防抵得上一百倍的补救。不要指望布线的人能理解你的想法。在布线设计过程的初期 你的意见和指导是较重要的。你能提供的信息越多,并且整个布线过程中你介入的越多,结果得到的PCB就会越好。给布线设计工程师设置一个暂定的完成点—— 按照你想要的布线进展报告快速检查。这种“闭合环路”方法可以防止布线误入歧途,从而将返工的可能性降至较z低。
需要给布线工程师的指示包 括:电路功能的简短描述,标明输入和输出位置的PCB略图,PCB层叠信息(例如,板子有多厚,有多少层,各信号层和接地平面的详细信息——功耗、地线、 模拟信号、数字信号和RF信号);各层需要那些信号;要求重要元件的放置位置;旁路元件的确切位置;哪些印制线很重要;哪些线路需要控制阻抗印制线;哪些 线路需要匹配长度;元件的尺寸;哪些印制线需要彼此远离(或靠近);哪些线路需要彼此远离(或靠近);哪些元器件需要彼此远离(或靠近);哪些元器件要放 在PCB的上面,哪些放在下面。永远不要抱怨需要给别人的信息太多——太少吗?是;太多吗?不。
(3)遵守紧耦合的原则,当两条差分信号线距离很近时,电流传输方向相反,其磁场相互抵消,电场相互耦合,电磁辐射也要小得多。为减少损耗,高速差分线换层时可以在换层孔的附近添加地过孔。
(4)走线尽可能地短而直,信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越*耦合到靠近它的元器件上去。所以对诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。避免出现太多的拐弯,高频电路布线的引线较z好采用全直线,需要转折,
SI理论对于PCB互连线路的信号传输行为理解,信号边沿速率几乎完全决定了信号中的较z大频率成分,通常当信号边沿时间小于4~6倍的互连传输延y时的情况下,专业高速pcb设计仿眞分析,信号互连路径会被当做分布参数模型处理,需要考虑SI行为。
所谓“高速”,就是指“信号边沿时间小于4~6倍的互连传输延y时”,新疆高速pcb设计,可以看出电路板传输的信号是否为“高速”,高速pcb设计仿眞与分析,不只取决于信号的边沿速率,还取决于电路板线路的路径长度大小,当两者存在一定的比例关系时,该信号应该按照“高速信号”进行处理。